INF3400 Del 1 Teori og oppgaver Grunnleggende Digital CMOS

Like dokumenter
Løsningsforslag til regneøving 5. Oppgave 1: a) Tegn tegningen for en eksklusiv eller port ved hjelp av NOG «NAND» porter.

Løsningsforslag DEL1 og 2 INF3400/4400

Løsningsforslag DEL1 og 2 INF3400/4400

INF3400 Del 5 Statisk digital CMOS

Løsning: V = Ed og C = Q/V. Spenningen ved maksimalt elektrisk felt er

Eksamensoppgave i TFY4190 Instrumentering

GJ ennomgang av CMOS prosess, tverrsnitt av nmos- og

Forelesning nr.9 INF 1410

Del 13 og 14: Interkonnekt, design av ledere og designmarginer

Lab 1 i INF3410. Prelab: Gruppe 5

PENSUM INF spring 2013

Oppgave 1 INF3400. Løsning: 1a Gitt funksjonen Y = (A (B + C) (D + E + F)). Tegn et transistorskjema (skjematikk) i komplementær CMOS for funksjonen.

Ved opp -og utladning av kondensatorer varierer strøm og spenning. Det er vanlig å bruke små bokstaver for å angi øyeblikksverdier av størrelser.

Formelsamling INF3400 Våren 2014 Del 1 til 8 YNGVAR BERG

UNIVERSITETET I OSLO

Forelesning nr.10 INF 1411 Elektroniske systemer. Felteffekt-transistorer

Løsningsforslag for regneøving 3

Forelesning 8. CMOS teknologi

INF3400 Uke Wire Engineering 4.7 Design Margins. INF3400 Uke 14 Øivind Næss

IN 241 VLSI-konstruksjon Løsningsforslag til ukeoppgaver 25/ uke 39

INF5490 RF MEMS. L10: RF MEMS resonatorer II. V2008, Oddvar Søråsen Institutt for informatikk, UiO

GJ ennomgang av CMOS prosess, tverrsnitt av nmos- og

Forelesning nr.10 INF 1411 Elektroniske systemer

Del 9: Dynamisk CMOS

GJ ennomgang av CMOS prosess, tversnitt av nmos- og

TR ansistor Alle henvisninger til figurer er relevant for Weste

Konstruksjon av gode ledninger

IN 241 VLSI-konstruksjon Løsningsforslag til ukeoppgaver uke 36

Eksamensoppgave i TFY4190 Instrumentering

H Ø G S K O L E N I B E R G E N Avdeling for lærerutdanning

UNIVERSITETET I OSLO

INF3400/4400 Digital Mikroelektronikk Løsningsforslag DEL 8 Våren 2006 YNGVAR BERG

Matematikk 1P-Y. Teknikk og industriell produksjon

UNIVERSITETET I OSLO

Enkle kretser med kapasitans og spole- bruk av datalogging.

INF3400 Digital Mikroelektronikk Løsningsforslag DEL 8

TFE4101 Krets- og Digitalteknikk Høst 2016

UNIVERSITETET I OSLO

MAT1030 Forelesning 26

Forelesning 26. MAT1030 Diskret Matematikk. Trær med rot. Litt repetisjon. Definisjon. Forelesning 26: Trær. Roger Antonsen

Del 5: Statisk digital CMOS

Rapport laboratorieøving 2 RC-krets. Thomas L Falch, Jørgen Faret Gruppe 225

INF 5460 Elektrisk støy beregning og mottiltak

Obligatorisk oppgave 2 i INF4400 for Jan Erik Ramstad

TI dsforsinkelse i kjeder med logiske porter. Beregning av

Tips og triks til INF3400

Eksamensoppgave i TFY4190 Instrumentering

CMOS inverter DC karakteristikker og hvordan transistorstørrelser

Øving 1: Bevegelse. Vektorer. Enheter.

Kontinuasjonseksamen i emne TFE4110 DIGITALTEKNIKK MED KRETSTEKNIKK

MO deller for tidsforsinkelse i logiske porter blir gjennomgått.

INF3400 Forel. # Avansert CMOS. INF3400 Forelesning #15 Øivind Næss

Det matematisk-naturvitenskapelige fakultet

Del 3: Utvidet transistormodell og DC karakteristikk for inverter og pass transistor VDD. Vinn. Vut. I. Innhold

Styringsteknikk. Kraner med karakter. ABUS kransystemer målrettet krankjøring. setter ting i bevegelse. Kransystemer. t t v. max.

Newtons lover i to og tre dimensjoner

Løsningsforslag i digitalteknikkoppgaver INF2270 uke 5 (29/1-4/2 2006)

LØSNINGSFORSLAG 2006

Del 3: Utvidet transistormodell og DC karakteristikk for inverter og pass transistor VDD. Vinn. Vut

UNIVERSITETET I OSLO

INF3400/4400 Digital Mikroelektronikk Løsningsforslag DEL 13 Våren 2007

Fys2210 Halvlederkomponenter. Forelesning 9 Kapittel 6 - Felteffekttransistoren

~/stat230/teori/bonus08.tex TN. V2008 Introduksjon til bonus og overskudd

Del 3: Utvidet transistormodell og DC karakteristikk for inverter og pass transistor

Løsningsforslag Obligatorisk oppgave 1 IN241 VLSI-konstruksjon

LØSNINGSFORSLAG TIL EKSAMEN I TFY4160 BØLGEFYSIKK Torsdag 9. august 2007 kl

Z L Z o Z L Z Z nl + 1 = = =

Del 4: Moderne MOS transistor modell, transient simulering og enkle utleggsregler

FYSIKK-OLYMPIADEN

Emnenavn: Datateknikk. Eksamenstid: 3 timer. Faglærer: Robert Roppestad. består av 5 sider inklusiv denne forsiden, samt 1 vedleggside.

Fys2210 Halvlederkomponenter. Kapittel 6 Felteffekt transistorer

Kontinuasjonseksamen i emne TFE4110 DIGITALTEKNIKK MED KRETSTEKNIKK. Onsdag 15. august Tid. Kl LØSNINGSFORSLAG

Kontinuasjonseksamen i emne TFE4110 DIGITALTEKNIKK MED KRETSTEKNIKK

Oversikt. Avansert CMOS. INF3400 Del Skalering Transistorskalering Interconnect -skalering Teknologi roadmap

Kontinuasjonseksamen i emne TFE4110 DIGITALTEKNIKK MED KRETSTEKNIKK. Onsdag 15. august Tid. Kl LØSNINGSFORSLAG

MO deller for tidsforsinkelse i logiske porter blir gjennomgått.

UNIVERSITETET I OSLO

Høgskoleni østfold EKSAMEN. Dato: Eksamenstid: kl til kl. 1200

Dagens temaer. Dagens temaer er hentet fra P&P kapittel 3. Motivet for å bruke binær representasjon. Boolsk algebra: Definisjoner og regler

Fys2210 Halvlederkomponenter. Kapittel 6 Felteffekt transistorer

NY EKSAMEN Emnekode: ITD13012

Krefter og betinget bevegelser Arbeid og kinetisk energi

Fys2210 Halvlederkomponenter. Kapittel 6 Felteffekt transistorer

INF1400 Kap 1. Digital representasjon og digitale porter

Del 6: Tidsforsinkelse i logiske kjeder

, og dropper benevninger for enkelhets skyld: ( ) ( ) L = 432L L = L = 1750 m. = 0m/s, og a = 4.00 m/s.

Tekniske data Nominell strøm In, hovedkontakter

Newtons lover i to og tre dimensjoner

Mot3.: Støy i forsterkere med tilbakekobling

UNIVERSITETET I OSLO

EKSAMEN (Del 1, høsten 2014)

EN kle modeller for MOS transistor kapasitanser gjennomgås,

av Erik Bédos, Matematisk Institutt, UiO, 25. mai 2007.

Fys2210 Halvlederkomponenter. Kapittel 6 Felteffekt transistorer

UNIVERSITETET I OSLO

Sensorveiledning ECON2200 Våren 2014

EN kle modeller for MOS transistor kapasitanser gjennomgås,

Repetisjon. Sentrale temaer i kurset som er relevante for eksamen (Eksamen kan inneholde stoff som ikke er nevnt her)

t [0, t ]. Den er i bevegelse langs en bane. Med origo menes her nullpunktet

TFY4104 Fysikk Eksamen 18. desember 2013 Side 1 av 18

Transkript:

INF34 Del Teori og oppgaver Grunnleggende Digial CMOS

INF34 Grunnleggende digial CMOS Transisor som bryer CMOS sår for Complemenary Meal On Semiconducor. I CMOS eknologi er de o komplemenære ransisorer, pmos og nmos. Source erminal for en pmos ransisor har høyere spenning enn drain erminal. PÅ Logisk = gnd (SS) Logisk = DD g = gae s = source d = drain PÅ MOS ransisorer er bidireksjonale, dvs. source og drain kan bye plass. Source erminal for en nmos ransisor har lavere spenning enn drain erminal. Mikroelekronikk er inegrer eknologi i mikro sørrelse, dvs. lengden på ransisorer. Nanoelekronikk kan være inegrer eknologi i nano sørrelse, som i praksis beyr a ransisorlengden er mindre enn nano meer.

CMOS inverer

Opprekk og nedrekk Parallell/serie Serie/parallell

NND por Boolsk funksjon: Y B Symbol:

INF34 Grunnleggende digial CMOS Kombinaorisk logikk Nedrekk Nedrekk PÅ Opprekk Z Opprekk PÅ X Serie: Parallell: a b a b g g g g

NOR por Boolsk funksjon: Y B Symbol:

Oppgave.3 Tegn en CMOS 4-inngan NOR por på ransisornivå. Boolsk funksjon: Y B C D

Komplemenær logikk Eksempel: Y ( B) ( C D) Nedrekk: Opprekk:

Oppgave.4 Gi funksjonen Y ( B C) D komplemenær CMOS., egn ransisorskjema for poren i Nedrekk:

Oppgave.5 Gi funksjonen Y ( B) ( C D) komplemenær CMOS., egn ransisorskjema for poren i Nedrekk:

Oppgave.6 Gi funksjonen Y BC D komplemenær CMOS., egn ransisorskjema for poren i Nedrekk:

Passransisorer og ransmisjonspor nmos passransisor: Transmisjonspor: pmos passransisor:

INF34 Grunnleggende digial CMOS Trisae Trisae buffer symboler: Trisae inverer: Sannhesabell: EN/EN Y / Z / Z / /

INF34 Grunnleggende digial CMOS Mulipleksere Sannhesabell: Enkel implemenasjon: S/S D D Y / X / X / X / X

Invererende -inngan muliplekser:

Forenkle invererende -inngan muliplekser: 4: mulipleksere: Symbol:

INF34 Grunnleggende digial CMOS Oppgave.7 3 Y Y Y Y NND NOR Tegn skjemaikk på ransisornivå for følgende funksjoner. Du kan ana a du oå har inverere signaler ilgjengelig. En :4 dekoder definer ved Løsninforslag: Y Y i ønsker å bruke NND porer og inverere. Y

Y Y Tegn skjemaikk på ransisornivå for følgende funksjoner. Du kan ana a du oå har inverere signaler ilgjengelig. En 3: dekoder definer ved Løsninforslag: Y Oppgave.7 fors. Y

Eksamensoppgave (5) Gi funksjonen Y B C D E. Tegn e ransisorskjema (skjemaikk) i komplemenær CMOS for funksjonen. Løsninforslag: Nedrekk:. i serie med B.. C i serie med D. 3. B i parallell med CD. 4. (B+CD) i serie med E. B CD B+CD (B+CD)E

INF34 Del Teori og oppgaver Enkel elekrisk ransisor modell og inroduksjon il CMOS prosess

INF34 Grunnleggende digial CMOS MOS ransisor i verrsni Halvleder Silisum: pn overgang:

Transisor verrsni: nmos ransisor pmos ransisor

Tverrsni av CMOS inverer

kkumulasjon, deplesjon og inversjon Under gaen: Deplesjon: kkumulasjon: Inversjon:

Enkel beskrivelse av MOS ransisor Ubiaser: Biaser: Lineær område Mening Lineær område: s d s g s s d g d g gd

Enkel MOS ransisor modell. (cu off): <, som beyr a gae source spenningen ikke er ilsrekkelig il a de blir danne kanal. I =.. PÅ, lineær område: > og < <, som beyr a de er danne kanal som srekker seg fra drain il source. Transisoren er i de lineære område. 3. PÅ, mening: > og >, som beyr a de er danne kanal på source siden, men ikke på drain siden. Transisoren er i mening.

INF34 Grunnleggende digial CMOS Enkel ransisor modell: Q C ed kanal, vil gjennomsnielig spenning over gae kapasiansen være: d s gc g s Gae kapasiansen er avhengig av areale (kanalen), ykkelsen på de isolerende lage ox og permiivieen il de isolerende lage: C g C ox ox WL WL ox

INF34 Grunnleggende digial CMOS Gjennomsnielig hasighe n il ladninbærere i kanalen vil bli besem av de elekriske fele E over kanalen og ladninbærernes mobilie m: n me De elekriske fele er avhengig av spenningen over kanalen og kanalens lengde L: E L Tiden de ar for en ladninbærer å krysse kanalen er gi av kanalens lengde og ladninbærernes hasighe: L n Srøm mellom drain og source kan urykkes som den oale mengde ladning i kanalen divider på iden som behøves for å krysse kanalen: Qkanal I L n C L me CoxWL L m L mc ox W L

INF34 Grunnleggende digial CMOS I de lineære område kan vi modellere srømmen ilsvarende en mosand: I G G R R I i ser førs på kondukans: Dee gir modell for mosand: R Som kan forenkles il: R G I

INF34 Grunnleggende digial CMOS I mening vil spenningen over kanalen være begrense il den spenningen som er ilsrekkelig for å danne kanal på drain siden: a i kan finne gjennomsnielig spenningen over kapasiansen i mening ved å ersae med a: gc a i seer inn for gc og = a i ransisor modellen: I Lineær Mening a

INF34 Grunnleggende digial CMOS Transisormodellen: I I I, mening PÅ,, lineær PÅ,

pmos ransisormodell: p sg sd sg p sg p p sg sg sd sd p sg p sg sd I I I, mening PÅ,, lineær PÅ, p sd p p Source Drain

I- karakerisikker

INF34 Grunnleggende digial CMOS Oppgave Gi en nmos ransisor i en 8nm CMOS prosess med bredde W lik.36mm og lengde L lik.8mm. na a ykkelsen på ynnoksid ox =5Å og a mobilieen m = cm / s. Beregn og gaekapasians for ransisoren: Cox: : Cg: C ox 4 3.98.85 F 8 5 cm 6 F.693.693 ff 6.9 mm 4 cm F mm m C ox W L.693 W m 38 L m 76 6.36 cm F.8 s cm C g C ox WL 6.9.36.8 ff.44 ff

Eksamensoppgave 5 Gi enkle ransisor modeller for nmos ransisor, skisser srøm som funksjon av for ulike spenninger. Marker erskelspenning, lineær område og mening på skissen. Terskelspenning Lineær område Mening