Fys 3/4270 høsten Beskrivelse av Fys 3/4270 Cypress Testkort
|
|
- Edvard Simensen
- 7 år siden
- Visninger:
Transkript
1 ys /0 høsten 00 eskrivelse av ys /0 ypress Testkort
2 SKRIVLS V YS/0() YPRSS TSTKORT YI In System reprogrammable PL(omplex Programmable Logic evice) Hukommelse og -omformer -segment og lysdioder Trykknapper HX rotary switcher RS interface nhanced Parallel Port Hewlett-Packard Logikk analysator tilkopling Powersupplay eskrivelse av alle programmerbare signaler på YI
3 eskrivelse av ys0/0() ypress testkort ette dokumentet gir en kortfattet beskrivelse av ys/0 testkortet.or en detaljert beskrivelse av enkeltkomponentene henvises det til egne datablader, som vil være tilgjengelige på Websidene til ys/0. I tillegg til datablader vil det også være lagt ut en del meget gode, nyttige og lærerike applikasjonsnoter fra ypress. YI In System reprogrammable PL(omplex Programmable Logic evice) YI er hjernen på kortet vårt. ette er en PL fra ypress som er In system reprogrammerbar. et betyr at den kan omprogrammeres når den sitter loddet fast på kortet. Til dette bruker vi et spesielt adapter som kobles mellom parallell porten på en P og konnektor J, merket ISR PRO på testkortet. Ved hjelp av støttekretser som ROM, RM, -omformer, -segmenter, brytere, RS kommunikasjon og nhanced Parallel Port kan man tenke seg mange morsomme og reelle anvendelser. Noen av disse skal dere gjøre som oppgaver i kurset ved hjelp av hardware beskrivelses språket VHL. Hukommelse og -omformer n M 00 kx lash PROM, en kx Statisk RM, HY fra Hyundai og en -kanals -bit -omformer MX0 fra Maxim deler databussen, -0. et er også satt av plass til en -kanals -bit -omformer, MX, men den er ikke loddet på. et er meget viktig at ikke at det ikke leses fra to eller alle disse kretsene samtidig, fordi da kobles utganger mot utganger og man risikerer å ødelegge kretsene. ette kalles motdriv. lle disse kretsene har et hip-select signal. Når hip-select signalene er logisk høye er kretsene satt i tristate, som er en frakoblet tilstand (Høyohmige utganger). Man kan aktivt koble ut ROM, RM eller -omformer ved å sette jumpere eller styre chip-select signal fra PL en YI etter følgende tabell. Tabell. Jumpere for å styre for styre hip select signaler Jumper Posisjon eskrivelse JP - ROM frakoblet permanent JP - ROM hip select styrt fra YI JP - RM frakoblet permanent JP - RM hip select styrt fra YI JP - -omformer permanent frakoblet JP - -omformer hip select styrt fra YI
4 -segment og lysdioder Vi har fire -segment displayer organisert med felles anode. noden er koblet via en p-kanal MOST transistor, IR0, til V. et betyr at lysdiodene vil lyse når en lav spenning blir tilført katoden, samtidig med at transistoren leder mellom rain og Source. Transistoren leder når vi tilfører en lav spenning på gate. akgrunnen for å benytte felles anode er at vi skal drive lysdiodene direkte fra utgangene på YI. Utgangene på denne har forskjellig sink (strøm inn i kretsen ved logisk 0) og source (strøm ut av kretsen ved logisk ). YI har større sink current en source current, henholdsvis m og ca. m. et betyr at dersom vi hadde benyttet -segmenter med felles katode ville vi bare fått svakt lys ut av disse. lle -segmentene og lysdiodene har en felles seriemotstand, og alle -segmentene har hver sine styretransistor som muliggjør tenning. isse transistorene styres fra YI. akgrunnen for dette er å spare pinner. Hvis vi tidsmultiplexer - segmentene og lysdiodene kan vi få lys i alle -segmentene og lysdioder, ved kun å benytte -pinner. lternativt måtte vi benyttet -pinner hvis vi ikke multiplexet, eller -pinner dersom vi hadde benyttet egne segment driverkretser. Multiplexing medfører naturligvis at lysdiodene vil lyse svakere, men de er fullt ut lesbare. Trykknapper Vi har fire trykknapper, S, S, S og S, der merkingen er mer eller mindre selvforklarende. S er koblet til en power-on reset krets, MX0. oruten å gi en veldefinert RST til YI ved power-on har den innebygget spenningsovervåkning, slik at dersom spenningen synker under.v gir den en reset puls. Vi kan videre lage RST-puls ved å trykke på S. HUSK. n veldefinert power-on reset er kanskje et av de viktigste signalene vi har i et digitalt system. erfor er det lurt å koste på en egen resetkrets. isse finnes i en rekke varianter. S og S er koblet til dedikerte klokkeinnganger eller rene innganger på YI., mens S er koblet til en dedikert inngang. HX rotary switcher Vi har også mulighet for å gi inputsignaler til YI ved rotary switchene S og S. Hver av disse gir et fire bits tall, der det aktuelle tallet er lett å stille inn. N!! Ikke bruk pinnene som er koblet til disse bryterne som utganger fra YI. a får man motdriv og ødelagte utganger på YI.
5 RS interface Vi kan koble testkortet til en RS port på f.eks. en P. Men p.g.a. at RS standarden ikke har TTL-logikk (V logikk) signalnivåer er det helt nødvendig med en spenningsnivå omformer krets. Spenningsnivået ut av MX er +/-V minimum. MX er forsynt med V forsyningsspenning og har innebygget en såkalt charge pump for å lage det negative spenningsnivået ut av +V. Jumperne JP og JP er ment for benyttes til å bytte om RX og TX-linjene inn på konnektoren J. ette er et klassisk RS problem at TX og RX er feilkoblet. Normalt skal jumperne være koblet horisontalt mot konnektoren, men vi kan bytte om RX og TX ved å vende jumperne 0 grader. nhanced Parallel Port lle signalene i nhanced Parallel Port standarden, PP (I) er lagt ut på konnektoren J. ersom denne skal benyttes bør man ikke benytte -segmentene. Hewlett-Packard Logikk analysator tilkopling e fleste signalene forbundet med YI er ført ut på fire 0-pins headerkonnektorer. isse headerkonnektorene er tilpasset HP-logikk analysator eller andre. et er lettest å benytte HP fordi de har prober som passer direkte ned i en 0 pinners header, og gjør således tilkoblingen meget enkel. Powersupplay et er mulige å mate kortet med en fast V forsyningsspenning. I såfall kobles jumper JP i posisjon -. llers så kan man benytte en regulert spenning i området til V, f.eks. fra et V batteri. I så fall må jumper JP være koblet i posisjon -. Spenningsregulatoren LM0 sørger da for å gi ut den nødvendige forsyningsspenningen på V til kortet.
6 eskrivelse av alle programmerbare signaler på YI Tabell. Signaler forbundet med YI Signalnavn Pinne Retning eskrivelse nummer LK 0 In 0MHz klokkeinngang (kan endres til andre frekvenser) RST In lobal reset, aktiv lav. N! lltid input LK/INP In Manuell klokke eller input fra trykknapp S. N! lltid input LK/INP In Manuell klokke eller input fra trykknapp S. N! lltid input INP In Input fra trykknapp S. N! lltid input LK_IV(O) Out Utgang som er koblet til dedikert klokkeinngang på pinne. Kan brukes for klokkeneddeling av 0MHz klokke. LK_IV(I) In edikert klokkeinngang (se over). N! lltid input 0 Out ROM/RM adresse, minst signifikante bit Out ROM/RM adresse Out ROM/RM adresse Out ROM/RM adresse Out ROM/RM adresse Out ROM/RM adresse Out ROM/RM adresse Out ROM/RM adresse Out ROM/RM adresse Out ROM/RM adresse 0 Out ROM/RM adresse Out ROM/RM adresse 0 Out ROM/RM adresse Out ROM/RM adresse, mest signifikante bit 0 Inout atabuss for -omformer, ROM/RM, minst signifikante bit Inout atabuss for -omformer, ROM/RM Inout atabuss for -omformer, ROM/RM Inout atabuss for -omformer, ROM/RM Inout atabuss for -omformer, ROM/RM Inout atabuss for -omformer, ROM/RM 0 Inout atabuss for -omformer, ROM/RM Inout atabuss for -omformer, ROM/RM, mest signifikante bit ROM_SL Out hip select til ROM, aktivt lavt
7 Signalnavn Pinne Retning eskrivelse nummer RM_SL Out hip select til RM, aktivt lavt _SL Out hip select til -omformer, aktivt lavt WR Out Write signal til ROM/RM, aktivt lavt R Out Read signal til ROM/RM, aktivt lavt _RY In Ready handshake signal fra -omformer (se datablad for MX0) _INT 0 In Interrupt signal fra -omformer (se datablad for MX0) _MO Out Mode signal til -omformer IN In Mest signifikante bit fra HX bryter S. N!! lltid input IN In N! lltid input IN In N! lltid input IN 0 In Minst signifikante bit fra HX-bryter S. N! lltid input IN In Mest signifikante bit fra HX bryter S. N!! lltid input IN In N! lltid input IN In N! lltid input IN0 In Minst signifikante bit fra HX-bryter S. N! lltid input (L0) Out -segment katode, eller lysdiode (L) Out -segment katode, eller lysdiode (L) 0 Out -segment katode, eller lysdiode (L) Out -segment katode, eller lysdiode (L) Out -segment katode, eller lysdiode (L) Out -segment katode, eller lysdiode (L) Out -segment katode, eller lysdiode (L) Out -segment desimalpunktum, eller lysdiode S_N0 Out nable signal til -segment til høyre. ktivt lavt S_N Out nable signal til -segment nest til høyre. ktivt lavt S_N 0 Out nable signal til -segment nest til venstre. ktivt lavt S_N Out nable signal til -segment til venstre. ktivt lavt L_N Out nable signal til lysdioder -. ktivt lavt Hvis man ønsker å benytte PP (nhanced Parallel Port) benyttes L0-L (,,,,,,,) som PP databuss.
8 Signalnavn Pinne Retning eskrivelse nummer TXOUT Out RS utsignal (til P) RXIN In RS innsignal (fra P) PP_S In PP adresse strobe. ktivt lavt PP_S In PP data strobe. ktivt lavt PP_WR In PP Write. Lavt Write. Høyt Read PP_INTR 0 Out PP Interrupt PP_WIT Out PP Handshake signal. ktivt lavt
9 00N 00N 00N 00N 00N P N P P N P 00N U + 00N 00N 00N 00N 00N 00N HXSWITH 00N 00N 00N U + U + N.V.K.K.K.K.K.K.K.K I/O I/O I/O I/O I/O I/O I/O I/O0 0 N MX0 S WR R MO VR+ VR- VIN 0 OL INT ROUT /RY P N P 0MHZ ISRVPP SLK SI SO SMO ISR ISR L ONNTOR N RST MR RST MX0P HXSWITH TOUT ROUT RIN N TIN V+ V- ROUT RIN TOUT TIN 0 MX Q0 Q Q Q Q Q Q 0 Q W O M00 Q0 Q Q Q Q Q Q Q W O 0 ISH-0 N OUT IN LM0 WRIT INTR 0 WIT P SLT TST RROR INIT RST 0 PP_PORT SU_M P N P IO SLK IO0 IO IO IO IO LK0/I0 0 LK/I IO IO IO IO IO IO0 IO 0 IO IO IO IO IO IO 0 IO IO VPP IO IO IO IO IO IO IO 0 IO SI IO0 IO 0 IO IO IO IO LK/I LK/I IO IO 0 IO IO IO0 IO IO IO IO IO SMO IO IO IO IO IO 0 I IO0 IO IO IO IO IO 0 SO IO IO IO IO0 Mangler på P U M U J J SLK U U U JP JP U S U J Y IN IN IN R.K M 0 R0 0R U U J S_N0 S_N0 IN0 IN IN IN IN IN IN IN[:0] IN0 IN IN IN IN IN IN0 IN IN IN IN IN IN IN IN IN IN R.K S R R R R R R R R R.K R.K RM_SL _SL S_N S_N S_N S_N S_N S_N.K R.K R.K R R.K R.K R.K R.K R.K J,,,,,,, M M Z J S S J SMO JP V N ISRVPP SLK SI SO S JP JP JP ROM_SL WR R WR R RM_SL _SL S U U M 0 RX SO _MO _INT _RY R WR SMO LK_IV SI ISRVPP LK/INP LK 0 [:0] TXOUT RXIN PP_WR LK/INP PP_INTR PP_WIT PP_S PP_S ROM_SL INP RST,,,,,,, _INT _MO R _RY _S 0 0 [:0] 0 0 IN0 VR L L L0 L L L L L L L L[:0] L L L L L L L L0 L L L L L L L L0 L0 L L L L L L L L L L L L0 L L L L L L L L L0 L_N L_N
10 U + 00N RY IN IN IN S VR+ VR- 0 0 INT IN 0 R 0 ROUT MX R J U0 J IN IN IN0 VR VR IN _S [:0] 0 IN0 0 _INT _RY IN [:0] 0 IN IN
11 HPPRO LK LK 0 0 N HPPRO LK LK 0 0 N HPPRO LK LK 0 0 N HPPRO LK LK 0 0 N 0 0 HPP S_N0 S_N S_N S_N[:0] S_N JP JP LK/INP LK/INP LK/INP LK LK LK 0 0 HPP ROM_SL 0 0 HPP RM_SL 0 0 HPP PP_INTR L_N TXOUT RXIN PP_S LK_IV PP_WR PP_WIT PP_S PP_S IN IN IN IN IN IN IN0 IN IN[:0] RST _MO _INT _RY R WR _SL 0 0 [:0] LK LK/INP JP JP0,,,,,,, [:0] 0
12
13
14
15
Fys 3270/4270 høsten Laboppgave 2: Grunnleggende VHDL programmering. Styring av testkortets IO enheter.
Fys 3270/4270 høsten 2004 Laboppgave 2: Grunnleggende VHDL programmering. Styring av testkortets IO enheter. Innledning. Målet med denne laboppgaven er at dere skal lære å lage enkle hardware beskrivelser
DetaljerLABORATORIEOPPGAVE NR 6. Logiske kretser - DTL (Diode-Transistor Logic) Læringsmål: Oppbygning
LABORATORIEOPPGAVE NR 6 Logiske kretser - DTL (Diode-Transistor Logic) Læringsmål: Gi en kort innføring i de elektriske egenskapene til digiale kretser. Delmål: Studentene skal etter gjennomført laboratorieoppgave:
DetaljerElektronikk og IT DIGITALTEKNIKK
Elektronikk og IT DIGITALTEKNIKK Oppgave navn: Klokkekrets Lab. oppgave nr.: 2 Dato utført: Protokoll skriver: Klasse: Øvrige gruppedeltagere: Gruppe: Dato godkjent: Skole stempel: Protokollretter: Ved
DetaljerVEILEDNING TIL LABORATORIEØVELSE NR 4
VEILEDNING TIL LABORATORIEØVELSE NR 4 «SAMMENSATTE DIGITAL KRETSER» FY-IN 204 Revidert utgave 98-03-13 Veiledning FY-IN 204 : Oppgave 4 1 4 Sammensatte digitalkretser. Litteratur: Millman, Kap. 7. Oppgave:
DetaljerI oppgave 1 skal det prøves ut en binærteller i en integrert krets (IC). Telleren som skal brukes er SN74HC393N, hvor
Lab 8 Datakonvertering Oppgave 1: Binærteller I oppgave 1 skal det prøves ut en binærteller i en integrert krets (IC). Telleren som skal brukes er SN74HC393N, hvor SN står for fabrikant: Texas Instruments.
DetaljerDagens temaer. Sekvensiell logikk: Kretser med minne. D-flipflop: Forbedring av RS-latch
Dagens temaer Sekvensiell logikk: Kretser med minne RS-latch: Enkleste minnekrets D-flipflop: Forbedring av RS-latch Presentasjon av obligatorisk oppgave (se også oppgaveteksten på hjemmesiden). 9.9.3
DetaljerForelesning nr.10 INF 1411 Elektroniske systemer
Forelesning nr.10 INF 1411 Elektroniske systemer Felteffekt-transistorer 1 Dagens temaer Bipolare transistorer som brytere Felteffekttransistorer (FET) FET-baserte forsterkere Feedback-oscillatorer Dagens
DetaljerForelesning nr.10 INF 1411 Elektroniske systemer. Felteffekt-transistorer
Forelesning nr.10 INF 1411 Elektroniske systemer Felteffekt-transistorer Dagens temaer Bipolare transistorer som brytere Felteffekttransistorer (FET) FET-baserte forsterkere Dagens temaer er hentet fra
DetaljerDagens temaer. Architecture INF ! Dagens temaer hentes fra kapittel 3 i Computer Organisation and
Dagens temaer! Dagens temaer hentes fra kapittel 3 i Computer Organisation and Architecture! Enkoder/demultiplekser (avslutte fra forrige gang)! Kort repetisjon 2-komplements form! Binær addisjon/subtraksjon!
DetaljerTeoretisk minnemodell Flyktig minne - SRAM -DRAM Ikke-flyktig minne -ROM -EPROM - EEPROM Flash
Hovedpunkter Kapittel 7 Minne Teoretisk minnemodell Flyktig minne - SRAM -DRAM Ikke-flyktig minne -ROM -EPROM - EEPROM Flash 2 Minne - generelt Minne teoretisk cellestruktur Generelt minne Hvert bit lagres
DetaljerStudere en Phase Locked Loop IC - LM565
Kurs: FYS3230 Sensorer og måleteknikk Gruppe: Gruppe-dag: Oppgave: LABORATORIEØVELSE NR 5 Omhandler: Studere en Phase Locked Loop IC - LM565 Frekvensmodulert sender og mottager for Frequency Shift Keying
DetaljerLAB 7: Operasjonsforsterkere
LAB 7: Operasjonsforsterkere I denne oppgaven er målet at dere skal bli kjent med praktisk bruk av operasjonsforsterkere. Dette gjøres gjennom oppgaver knyttet til operasjonsforsterkeren LM358. Dere skal
DetaljerForelesning 6. Sekvensiell logikk
Forelesning 6 Sekvensiell logikk Hovedpunkter Låsekretser (latch er) SR latch bygget med NOR S R latch bygget med NAN latch Flip-Flops Master-slave flip-flop JK flip-flop T flip-flop 2 efinisjoner Kombinatorisk
DetaljerDagens temaer. Dagens temaer er hentet fra P&P kapittel 3. Motivet for å bruke binær representasjon. Boolsk algebra: Definisjoner og regler
Dagens temaer Dagens temaer er hentet fra P&P kapittel 3 Motivet for å bruke binær representasjon Boolsk algebra: Definisjoner og regler Kombinatorisk logikk Eksempler på byggeblokker 05.09.2003 INF 103
DetaljerEnkle logiske kretser Vi ser på DTL (Diode Transistor Logikk) og 74LSxx (Low Power Schottky logikk)
Kurs: FYS1210 Elektronikk med prosjektoppgaver Gruppe: Gruppe-dag: Oppgave: Omhandler: LABORATORIEOPPGAVE NR 5 Revidert desember 2014 T. Lindem, K. Ø. Spildrejorde, M. Elvegård Enkle logiske kretser Vi
DetaljerForelesning 9. Registre, tellere og minne
Forelesning 9 Registre, tellere og minne Registre Tri-state output Shift registre Tellere Binær rippelteller Synkronteller Hovedpunkter registre og tellere 2 Register N bits register - parallellkobling
DetaljerSikker dørkontroll og ekstra I/O. www.supremainc.com
Sikker dørkontroll og ekstra I/O Installasjonsmanual (ver 1.0) www.supremainc.com Produkt innhold i pakken Frontpanel funksjoner Bunnpanel funksjoner Koblinger for eksterne funksjoner Installasjon eksempel
DetaljerUNIVERSITETET I OSLO
Side 1 av 8 UNIVERSITETET I OSLO et matematisk-naturvitenskapelige fakultet Eksamen i: INF3430/INF4430 igital systemkonstruksjon Eksamensdag: 6. desember 2007 Tid for eksamen: 9-12 Oppgavesettet er på
DetaljerDagens temaer. Dagens temaer hentes fra kapittel 3 i Computer Organisation and Architecture. Sekvensiell logikk. Flip-flop er
Dagens temaer Dagens temaer hentes fra kapittel 3 i Computer Organisation and Architecture Sekvensiell logikk Flip-flop er Design av sekvensielle kretser Tilstandsdiagram Tellere og registre INF2270 1/19
DetaljerRAPPORT. Elektrolaboratoriet. Oppgave nr.: 5. Tittel: Komparator Skrevet av: Espen Severinsen. Klasse: 14HBIELEB Øvrige deltakere: Vegard Bakken.
Elektrolaboratoriet RAPPORT Oppgave nr.: 5 Tittel: Komparator Skrevet av: Espen Severinsen Klasse: 14HBIELEB Øvrige deltakere: Vegard Bakken. Faglærer: Ian Norheim Lab.ing: Oppgaven utført, dato 19.01.2015
DetaljerMIK 200 Anvendt signalbehandling, 2012. Lab. 5, brytere, lysdioder og logikk.
Stavanger, 25. januar 2012 Det teknisknaturvitenskapelige fakultet MIK 200 Anvendt signalbehandling, 2012. Lab. 5, brytere, lysdioder og logikk. Vi skal i denne øvinga se litt på brytere, lysdioder og
DetaljerStudere en Phase Locked Loop IC - LM565
Kurs: FYS3230 Sensorer og måleteknikk Gruppe: Gruppe-dag: Oppgave: LABORATORIEØVELSE NR 5 Omhandler: Studere en Phase Locked Loop IC - LM565 Frekvensmodulert sender og mottager for Frequency Shift Keying
DetaljerDagens temaer. temaer hentes fra kapittel 3 i Computer Organisation. av sekvensielle kretser. and Architecture. Tilstandsdiagram.
Dagens temaer 1 Dagens Sekvensiell temaer hentes fra kapittel 3 i Computer Organisation and Architecture logikk Flip-flop er Design av sekvensielle kretser Tilstandsdiagram Tellere og registre Sekvensiell
DetaljerINF1400. Sekvensiell logikk del 1
INF4 Sekvensiell logikk del Hovedpunkter Låsekretser (latch er) SR latch med NOR-porter S R latch med NAN-porter -latch Flip-flop Master-slave -flip-flop JK flip-flop T-flip-flop Omid Mirmotahari 3 efinisjoner
Detaljer1 Innledning. 2 Virkemåte for kortet. Bli kjent med USB I/O kort K8055. NB! Ta med multimeter og lite skrujern!
D:\Per\Fag\Styresys\Oppgavebok\K8055LV_12\Øving 1\K8055_LV2012_SANN1_2014.wpd Fag SO507E Styresystemer HIST-AFT jan 14 PHv Dataøving 1 SANNTID MED LABVIEW Bli kjent med USB I/O kort K8055. NB! Ta med multimeter
DetaljerLab 5 Enkle logiske kretser - DTL og 74LS00
Universitetet i Oslo FYS1210 Elektronikk med prosjektoppgave Lab 5 Enkle logiske kretser - DTL og 74LS00 Sindre Rannem Bilden 4. april 2016 Labdag: Tirsdag Labgruppe: 3 Oppgave 1: Funksjonstabell En logisk
DetaljerEnkle logiske kretser Vi ser på DTL (Diode Transistor Logikk) og 74LSxx (Low Power Schotky logikk)
Kurs: FYS1210 Elektronikk med prosjektoppgaver Gruppe: Gruppe-dag: Oppgave: Omhandler: LABORATORIEOPPGAVE NR 5 Revidert 11. mars 2014 T.Lindem Enkle logiske kretser Vi ser på DTL (Diode Transistor Logikk)
DetaljerOppgave Nr.og navn LABORATORIEØVELSE NR 6 Revidert utgave desember 2014 T. Lindem, K. Ø. Spildrejorde, M. Elvegård
Kurs: FYS1210 Elektronikk med prosjektoppgaver Gruppe: Gruppe-dag: Oppgave Nr.og navn LABORATORIEØVELSE NR 6 Revidert utgave desember 2014 T. Lindem, K. Ø. Spildrejorde, M. Elvegård Omhandler: «KLOKKEGENERATOR
DetaljerINF1400. Sekvensiell logikk del 1
INF1400 Sekvensiell logikk del 1 Hovedpunkter Låsekretser (latch er) SR latch med NOR-porter S R latch med NAND-porter D-latch Flip-flop Master-slave D-flip-flop JK flip-flop T-flip-flop Omid Mirmotahari
DetaljerDM6814/DM5814 User s Manual
(Real Time Devices) Table 1-1 Factory Settings Switch/ Jumper Function Controlled Factory Settings (Jumpers Installed) P4 Connects a P14 jumper selectable interrupt source to an interrupt
Detaljer«OPERASJONSFORSTERKERE»
Kurs: FYS 1210 Gruppe: Gruppe-dag: Oppgave: LABORATORIEØVELSE NR 7 Revidert utgave 18. mars 2013 (Lindem) Omhandler: «OPERASJONSFORSTERKERE» FORSTERKER MED TILBAKEKOBLING AVVIKSPENNING OG HVILESTRØM STRØM-TIL-SPENNING
DetaljerEn mengde andre typer som DVD, CD, FPGA, Flash, (E)PROM etc. (Kommer. Hukommelse finnes i mange varianter avhengig av hva de skal brukes til:
2 Dagens temaer Dagens 4 Sekvensiell temaer hentes fra kapittel 3 i Computer Organisation and Architecture Design Flip-flop er av sekvensielle kretser Tellere Tilstandsdiagram og registre Sekvensiell Hvis
DetaljerARDUINO STUDIELABEN PROGRAMMERING DIGITALE/ANALOGE INNDATA/UTDATA LYSDIODER FRITZING. Roger Antonsen INF januar 2012
ARDUINO PROGRAMMERING DIGITALE/ANALOGE INNDATA/UTDATA LYSDIODER ÅPEN SONE FOR EKSPERIMENTELL INFORMATIKK STUDIELABEN FRITZING Roger Antonsen INF1510 30. januar 2012 Arduino Cookbook, Michael Margolis Denne
DetaljerDelta slokkesentral. 1 og 2 soner med relèstyring
Delta slokkesentral 1 og 2 soner med relèstyring 1. Betjeningsinstruks for slokkeanlegg 1. Generelt Anlegget løses ut automatisk via slokkesentralen ved at branndetektorer tilkoblet sentralen melder brann.
DetaljerFYS Forslag til løsning på eksamen våren 2014
FYS1210 - Forslag til løsning på eksamen våren 2014 Oppgave 1 Figure 1. viser en forsterker sammensatt av 2 operasjonsforsterkere. Operasjonsforsterkeren 741 har et Gain Band Width produkt GBW = 1MHz.
DetaljerINF3430/4431 Høsten Laboppgave 2 VHDL-programmering Funksjoner og prosedyrer/bibliotek Styring av sjusegmenter
INF343/443 Høsten 2 Laboppgave 2 VHDL-programmering Funksjoner og prosedyrer/bibliotek Styring av sjusegmenter Innledning. Målene med denne laboppgaven er å lære om subprogrammer og biblioteker i VHDL
DetaljerDagens temaer. Dagens temaer hentes fra kapittel 3 i læreboken. Oppbygging av flip-flop er og latcher. Kort om 2-komplements form
Dagens temaer Dagens temaer hentes fra kapittel 3 i læreboken Oppbygging av flip-flop er og latcher Kort om 2-komplements form Binær addisjon/subtraksjon Aritmetisk-logisk enhet (ALU) Demo av Digital Works
DetaljerStrømforsyningen har følgende nøkkeldata:
Generelt: EL800-4813 er en driftssikker strømforsyning basert på switch-mode teknologi som gir høy virkningsgrad og små dimensjoner. Strømforsyningen er beregnet for å stå i paralelldrift med et 48V batteri
DetaljerNødlyssentralen har følgende nøkkeldata:
Generelt: NL600-2410-36 er en driftssikker nødlyssentral basert på switch-mode teknologi som gir høy virkningsgrad og små dimensjoner. Nødlyssentralen er beregnet for å stå i paralelldrift med et 24V batteri
Detaljer«OPERASJONSFORSTERKERE»
Kurs: FYS 1210 Gruppe: Gruppe-dag: Oppgave: LABORATORIEØVELSE NR 7 Revidert utgave, desember 2014 (T. Lindem, K.Ø. Spildrejorde, M. Elvegård) Omhandler: «OPERASJONSFORSTERKERE» FORSTERKER MED TILBAKEKOBLING
DetaljerAntall vedlegg O Tillatte hjelpemidler:
~ Emne: Mekatronikk Emnekode. SO504M Faglig ansvarlig Gruppe(r): 3MM pato: 16.12.03 Eksamenstid 0900-1400 Eksamensoppgaven består av Anta]] sider: 5 Antall oppgaver: 4 Antall vedlegg O Tillatte hjelpemidler:
DetaljerHøgskoleni østfold EKSAMEN. Dato: Eksamenstid: kl til kl. 1200
Høgskoleni østfold EKSAMEN Emnekode: ITD13012 Emne: Datateknikk Dato: 3.12.2014 Eksamenstid: kl. 0900 til kl. 1200 Hjelpemidler: to A4-ark (fire sider) med egne notater "ikke-kommuniserende" kalkulator
DetaljerNY EKSAMEN Emnekode: ITD13012
NY EKSAMEN Emnekode: ITD13012 Dato: 30.05.2018 Hjelpemidler: To (2) A4-ark (fire sider) med egne notater. HIØ-kalkulator som kan lånes under eksamen. Emnenavn: Datateknikk (deleksamen 1) Eksamenstid: 3
DetaljerUNIVERSITETET I OSLO
UNIVRSITTT I OSLO et matematisk-naturvitenskapelige fakultet ksamen i: IN3400 igital mikroelektronikk ksamensdag: 1. juni 013 Tid for eksamen: 09.00 13.00 Oppgavesettet er på 6 sider. Vedlegg: Ingen Tillatte
DetaljerDatakonvertering. analog til digital og digital til analog
Datakonvertering analog til digital og digital til analog Komparator Signalspenningene ut fra en sensor kan variere sterkt. Hvis vi bare ønsker informasjon om når signal-nivået overstiger en bestemt terskelverdi
DetaljerUNIVERSITETET I OSLO
Eksamen i: UNIVERSITETET I OSLO Det matematisk-naturvitenskapelige fakultet INF1400 Digital teknologi Eksamensdag: 29. november 2011 Tid for eksamen: Vedlegg: Tillatte hjelpemidler: Oppgavesettet er på
DetaljerStrømforsyningen har følgende nøkkeldata:
Generelt: EL500-2405 er en driftssikker strømforsyning basert på switch-mode teknologi som gir høy virkningsgrad og små dimensjoner. Strømforsyningen er beregnet for å stå i paralelldrift med et 24V batteri
DetaljerDagens tema. Dagens tema hentes fra kapittel 3 i Computer Organisation and Architecture. Sekvensiell logikk. Flip-flop er. Tellere og registre
Dagens tema Dagens tema hentes fra kapittel 3 i Computer Organisation and Architecture Sekvensiell logikk Flip-flop er Tellere og registre Design av sekvensielle kretser (Tilstandsdiagram) 1/19 Sekvensiell
DetaljerHøgskoleni østfold EKSAMEN. Oppgavesettet består av 8 sider inklusiv denne forsiden og vedlegg.
Høgskoleni østfold EKSAMEN Emnekode:Emne: ITD13012Datateknikk Dato:Eksamenstid: 13. mai 2015kl. 09.00 til k1.12.00, 3 timer Hjelpemidler: to A4-ark (fire sider) med egne notater Ikke-kommuniserende kalkulator
DetaljerForelesning 5. Diverse komponenter/større system
Forelesning 5 Diverse komponenter/større system Hovedpunkter Komparator Dekoder/enkoder MUX/DEMUX Kombinert adder/subtraktor ALU En minimal RISC - CPU 2 Komparator Komparator sammenligner to 4 bits tall
DetaljerINF1411 Oblig nr. 4 Vår 2011
INF1411 Oblig nr. 4 Vår 2011 Informasjon og orientering Alle obligatoriske oppgaver ved IFI skal følge instituttets reglement for slike oppgaver. Det forutsettes at du gjør deg kjent med innholdet i reglementet
DetaljerINF1411 Obligatorisk oppgave nr. 3
INF1411 Obligatorisk oppgave nr. 3 Fyll inn navn på alle som leverer sammen, 2 per gruppe (1 eller 3 i unntakstilfeller): 1 2 3 Informasjon og orientering I denne oppgaven skal du lære litt om operasjonsforsterkere
DetaljerRepeater Knop RP 900 HMS art. nr.: Best. nr.:
Repeater Knop RP 900 Bruker- og vedlikeholdsveiledning Knop RP 900 Repeater Knop RP 900 HMS art. nr.: 189347 Best. nr.: 2223286 INNHOLD Repeater Knop RP 900... 1 Bruk av RP 900... 2 Installasjon og igangsetting...
DetaljerUNIVERSITETET I OSLO
UNIVERSITETET I OSLO Side 1 Det matematisk-naturvitenskapelige fakultet Eksamen i INF 1411 Introduksjon til elektroniske systemer Eksamensdag: 30. mai 2010 Tid for eksamen: 3 timer Oppgavesettet er på
DetaljerDatamaskiner og operativsystemer =>Datamaskinorganisering og arkitektur
Datamaskiner og operativsystemer =>Datamaskinorganisering og arkitektur Lærebok: Computer organization and architecture/w. Stallings. Avsatt ca 24 timers tid til forelesning. Lærestoffet bygger på begrepsapparat
DetaljerNOVA trådløs regulering
Monterings- og brukerveiledning NOVA trådløs regulering Roth Scandinavia AS Rudsletta 35, Postboks 20 N- 1306 Bærum Postterminal Tel. +47 67 15 44 90 Fax +47 67 15 44 99 Innhold: Beskrivelse av komponenter
DetaljerStudere en Phase Locked Loop IC - NE565
Kurs: FYS3230 Sensorer og måleteknikk Gruppe: Gruppe-dag: Oppgave: LABORATORIEØVELSE NR 5 Omhandler: Studere en Phase Locked Loop IC - NE565 Frekvensmodulert sender Mottager for Frequency Shift Keying
DetaljerKopling av IRS-3 mot Alpha brannsentral
Kopling av IRS3 mot Alpha brannsentral Alpha Sounders Alarm 4 Alarm 3 Alarm 2 Alarm 1 Feilvarsling Alarmrelè Inngang Utgang 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 1 2 3 4 5 6 7 8 9 1k Sløyfe sone A Sløyfe
DetaljerInstallasjon IDT 120. Art. nr: 320 454
Installasjon IDT 120 Art. nr: 320 454 1. Installasjon 1.1 Soner IDT 128 installeres på steder der personer må passere når de forlater et rom eller en sone. IDT 128 sender ut et magnetfelt i en viss størrelse
DetaljerEKSAMEN. Informasjon om eksamen. Emnekode og -navn: ITD13012 Datateknikk. Dato og tid: timer. Fagansvarlig: Robert Roppestad
Informasjon om eksamen EKSAMEN Emnekode og -navn: ITD13012 Datateknikk Dato og tid: 13.5.19 3 timer Fagansvarlig: Robert Roppestad Hjelpemidler: - to A4-ark (fire sider) med egne notater - godkjent kalkulator
DetaljerVarslingshjelpemidler. P154 Sengemonitor. Bruks- og Monteringsanvisning
Varslingshjelpemidler P154 Sengemonitor Bruks- og Monteringsanvisning Gjerstadveien 398, Brokelandsheia, 4993 Sundebru, tlf + 47 37 11 99 50 E-mail: post@picomed.no Foretaksnummer 962 211 631 MVA Revisjoner
DetaljerKom igang: En enkel innføring i bruk av en håndholdt spektrum analysator.
Kom igang: En enkel innføring i bruk av en håndholdt spektrum analysator. Først litt generelt om instrumentet: Spektrum analysator MS 2711 er en batteridrevet analysator som veier ca 2 kg og måler i frekvensområdet
DetaljerKONVENSJONELLE latcher og vipper i CMOS blir gjennomgått.
el 11: Latcher og vipper 1 NGVAR BERG I. Innhold KONVENSJONELLE latcher og vipper i CMOS blir gjnomgått. Latcher som styres av to klokkefaser og klokkepulser blir diskutert. Lacher og vipper med, og able
DetaljerUNIVERSITETET I OSLO
UNIVERSITETET I OSLO et matematisk-naturvitenskapelige fakultet Eksamen i: INF1400 igital teknologi Eksamensdag: 3. desember 2008 Tid for eksamen: 14:30 17:30 Oppgavesettet er på 5 sider Vedlegg: 1 Tillatte
DetaljerMAX MIN RESET. 7 Data Inn Data Ut. Load
UNIVERSITETET I OSLO Det matematisk-naturvitenskapelige fakultet Eksamen i IN 240 çç Digital Systemkonstruksjon Eksamensdag: 6. desember 2000 Tid for eksamen: 9.00 ç 15.00 Oppgavesettet er p 5 sider. Vedlegg:
DetaljerPSTN interface. Mod. 1083/67
PSTN interface Mod. 1083/67 Telefon interface Ref. 1083-1067 gjør det mulig å koble telefoner eller en hussentral til et 2VOICE system. Med denne enheten kan alle 2 Voice systemets typiske operasjoner
DetaljerIN1020. Sekvensiell Logikk
IN12 Sekvensiell Logikk Hovedpunkter Definisjoner Portforsinkelse Praktiske Eksempler Latch SR D Flip-Flop D JK T Tilstandsmaskiner Tilstandsdiagrammer og tilstandstabeller Omid Mirmotahari 2 Definisjoner
DetaljerFigur 1. 1e) Uten tilkopling på inngangene A og B - Hva er spenningen på katoden til dioden D1? 1,4 volt
Forslag til løsning på eksamen FYS1210 våren 2013 Oppgave 1 Nettverksanalyse. Legg spesielt merke til diodenes plassering. Figur 1 viser et nettverk bestående av en NPN silisium transistor Q1 ( β = 200
DetaljerForelesning nr.9 INF 1411 Elektroniske systemer. Transistorer MOSFET Strømforsyning
Forelesning nr.9 INF 1411 Elektroniske systemer Transistorer MOSFET Strømforsyning Dagens temaer Radiorør Transistorer Moores lov Bipolare transistorer Felteffekttransistorer Digitale kretser: AND, OR
DetaljerINF2270. Sekvensiell Logikk
INF227 Sekvensiell Logikk Hovedpunkter Definisjoner Portforsinkelse Shift register Praktiske Eksempler Latch SR D Flip-Flop D JK T Tilstandsmaskiner Tilstandsdiagrammer Reduksjon av tilstand Ubrukte tilstander
DetaljerCOMBI-36 36-kanalers kombinasjonsmodul
COMBI-36 36-kanalers kombinasjonsmodul Generelt 12 digitale innganger, 8 digitale utganger, 8 analoga innganger, 8 analoge utganger Optimal på størrelse og funksjon Pluggbare tilkoblingsterminaler RS-485
DetaljerINF3430/4430. Grunnleggende VHDL
INF3430/4430 Grunnleggende VHDL 26.09.2005 20.57 Agenda Entity/architecture Strukturelle design (netlist) Generics Configurations Operatorer-Operator presedence Datatyper Bit / IEEE1164 Std_ulogic /std_logic
DetaljerDagems temaer. kapittel 4 i Computer Organisation and Architecture. av CPU: von Neuman-modellen. Transfer Language (RTL) om hurtigminne (RAM)
Dagems temaer Fra Kort Organisering Register kapittel 4 i Computer Organisation and Architecture om hurtigminne (RAM) av CPU: von Neuman-modellen Transfer Language (RTL) Instruksjonseksekvering Pipelining
DetaljerINF1400 Kap4rest Kombinatorisk Logikk
INF4 Kap4rest Kombinatorisk Logikk Hovedpunkter Komparator Dekoder/enkoder MUX/DEMUX Kombinert adder/subtraktor ALU FIFO Stack En minimal RISC - CPU Komparator Komparator sammenligner to tall A og B 3
DetaljerHobbyking Multi-Remote Switch (MRS) Hvordan sette opp og bruke Multi-Remote Switch (MRS)
Hobbyking Multi-Remote Switch (MRS) Multi-Remote Switch er essensielt for alle R / C-modeller, bil / båt / helikopter eller fly. Du skal ikke bekymre deg hvis du ikke har en profesjonell sender for å styre
DetaljerAUTROVOICE MULTIVES MIKROFONER
AUTROVOICE MULTIVES MIKROFONER Talevarslingssystem Produktdatablad ABT-DFMS brannmannsmikrofon Overvåkning av mikrofon og mikrofonforbindelse Dedikert evakueringsknapp Tre fritt programmerbare funksjonsknapper
DetaljerFYS1210. Repetisjon 2 11/05/2015. Bipolar Junction Transistor (BJT)
FYS1210 Repetisjon 2 11/05/2015 Bipolar Junction Transistor (BJT) Sentralt: Forsterkning Forsterkning er et forhold mellom inngang og utgang. 1. Spenningsforsterkning: 2. Strømforsterkning: 3. Effektforsterkning
DetaljerForslag til løsning på eksamen FYS1210 våren 2010
Forslag til løsning på eksamen FYS1210 våren 2010 Oppgave 1 n seriekopling av solceller forsyner ubest med elektrisk energi. Ubelastet måler vi en spenning på 5 volt over solcellene (Vi måler mellom og
DetaljerKombinatorisk og synkron logikk. Kapittel 4
Kombinatorisk og synkron logikk Kapittel 4 Eksempel; FIFO First-In-First-Out Eksempelet i boka er en noe redusert fifo (mangler empty flag, full flag osv.), men har de viktigste elementene Denne FIFOen
DetaljerProgrammerbar logikk. CPLD og FPGA. Fys3270(4270)
Programmerbar logikk CPLD og FPGA Agenda CPLD (Complex PLD) Arkitektur CPLD familier Timingmodeller Programmering FPGA (Field Programable Gate Array) Arkitekturer Eksempel på FPGA teknologier Antifuse
DetaljerINF1411 Oblig nr. 3 - Veiledning
INF1411 Oblig nr. 3 - Veiledning Informasjon Instrumentene som behøves i denne obligen er markert over: DMM det digitale multimeteret er du kjent med fra de to foregående oppgavene Scope er et oscilloskop
DetaljerMøt Eve Light Switch. Strømenhet Ramme Festeramme. 1 Utgang N Nøytral L Ytre leder / Fase
Hurtigveiledning Møt Eve Light Switch Strømenhet Ramme Festeramme Bryterenhet Bryterplate N N L Ekstern inngang Utgang N Nøytral L Ytre leder / Fase 3, x 5 mm,5 x 6 mm Spenning: 30 V~ 50 / 60 Hz Strømstyrke:
DetaljerTSXCTY2C ( ) Opp/ned teller 1 MHZ SSI
Produktdatablad Karakteristikk TSXCTY2C (45 007 86) Opp/ned teller 1 MHZ SSI Hovedkarakteristikk Produktspekter Modicon Premium Automation platform Produkt eller komponent type Measurement and counter
DetaljerUNIVERSITETET I OSLO
Side 1 UNIVERSITETET I OSLO Det matematisk-naturvitenskapelige fakultet Eksamen i: INF1400 Eksamensdag: Fredag 3. desember Tid for eksamen: kl. 14:30-18:30 (4 timer). Oppgavesettet er på side(r) 7 sider
DetaljerHøgskoleni østfold EKSAMEN. Emnekode: Emne: ITD13012 Datateknikk (deleksamen 1, høstsemesteret) Dato: Eksamenstid: kl til kl.
Høgskoleni østfold EKSAMEN Emnekode: Emne: ITD13012 Datateknikk (deleksamen 1, høstsemesteret) Dato: 02.12.2015 Eksamenstid: kl. 0900 til kl. 1200 Hjelpemidler: Faglærer: to A4-ark (fire sider) med egne
DetaljerLøsningsforslag INF1400 H04
Løsningsforslag INF1400 H04 Oppgave 1 Sannhetstabell og forenkling av Boolske uttrykk (vekt 18%) I figuren til høyre er det vist en sannhetstabell med 4 variable A, B, C og D. Finn et forenklet Boolsk
DetaljerForelesning 4. Binær adder m.m.
Forelesning 4 Binær adder m.m. Hovedpunkter Binær addisjon 2 er komplement Binær subtraksjon BCD- og GRAY-code Binær adder Halv og full adder Flerbitsadder Carry propagation / carry lookahead 2 Binær addisjon
DetaljerLab 4. Dioder og diode kretser
Lab 4. Dioder og diode kretser I denne labben skal vi bli mer kjent med hvordan dioder fungerer og måle på karekteristikken til diodene. Grunnalagent for denne laben finner du i kapittel 17 og 18 i Paynter
DetaljerEKSAMEN (Del 1, høsten 2014)
EKSAMEN (Del 1, høsten 2014) Emnekode: ITD13012 Emne: Datateknikk Dato: 03.12.2014 Eksamenstid: kl 0900 til kl 1200 Hjelpemidler: to A4-ark (fire sider) med egne notater "ikke-kommuniserende" kalkulator
DetaljerUNIVERSITETET I OSLO
UNIVERSITETET I OSLO Det matematisk-naturvitenskapelige fakultet Eksamen i: INF1411 Introduksjon til elektroniske systemer Eksamensdag: 28. mai 2014 Tid for eksamen: 4 timer Oppgavesettet er på 6 sider
DetaljerINF3430/4431. VHDL byggeblokker og testbenker
INF3430/4431 VHDL byggeblokker og testbenker Entity/architecture Innhold Strukturelle design (nettliste) Generics Configurations Operatorer-Operator prioritet (precedence) Datatyper Bit / IEEE1164 std_ulogic
DetaljerINF 5460 Elektrisk støy beregning og mottiltak
INF 5460 Elektrisk støy beregning og mottiltak Obligatorisk oppgave nummer 3. Frist for levering: 30 April (kl 23:59). Vurderingsform: Godkjent/Ikke godkjent. Oppgavene leveres på individuell basis. Oppgavene
DetaljerINF3430/4431. Kretsteknologier Max. kap. 3
INF3430/4431 Kretsteknologier Max. kap. 3 Kretsteknologier (Max. kap. 3) Programmerbar logikk kretser (PLD): Simple Programmable Logic Device (SPLD) Complex Programmable Logic Devices (CPLD) Field Programmable
DetaljerForslag til løsning på eksamen FYS1210 våren Oppgave 1
Forslag til løsning på eksamen FYS1210 våren 201 Oppgave 1 Nettverksanalyse. Legg spesielt merke til diodenes plassering. Figur 1 viser et nettverk bestående av en NPN silisium transistor Q1 ( β = 200
DetaljerSynkron logikk. Sekvensiell logikk; to typer:
Sekvensiell logikk De fleste digitale systemer har også minneelementer (f.eks flipflopper) i tillegg til kombinatorisk logikk, og kalles da sekvensiell logikk Output i en sekvensiell krets er avhengig
DetaljerDALI-1-10V (PWM) Konverter DAP El.nr PRODUKTEGENSKAPER BRUKSOMRÅDER BESKRIVELSE
DALI110V (PWM) Konverter DAP0 715117 El.nr. 33 00 07 Bauart gepruft Sicherheit egelma ge od o s be wac g www. tuv.com ID 000000000 PRODUKTEGENSKAPER Universell AC inngang / full serie (opp til 350 VAC)
DetaljerEKSAMEN (Del 2, våren 2015) Løsningsforslag
EKSAMEN (Del 2, våren 2015) Løsningsforslag Emnekode: ITD13012 Emne: Datateknikk Dato: 13.05.2015 Eksamenstid: kl 0900 til kl 1200 Hjelpemidler: to A4-ark (fire sider) med egne notater "ikke-kommuniserende"
DetaljerDagems temaer INF ! Fra kapittel 4 i Computer Organisation and Architecture. ! Kort om hurtigminne (RAM)
Dagems temaer! ra kapittel 4 i Computer Organisation and Architecture! Kort om hurtigminne (RAM)! Organisering av CPU: von Neuman-modellen! Register Transfer Language (RTL)! Instruksjonseksekvering! Pipelining
DetaljerRev. Lindem 25.feb..2014
ev. Lindem 25.feb..2014 Transistorforsterkere - oppsummering Spenningsforsterker klasse Med avkoplet emitter og uten Forsterkeren inverterer signalet faseskift 180 o Transistoren er aktiv i hele signalperioden
DetaljerTips! OMRON ELECTRONICS NORWAY AS
Dette dokumentet er ment som et supplement til de originale manualene for produktene. Benytt derfor dette som en hjelp til å bli kjent med produktet, og ikke som en oppskrift for en ferdig installasjon.
Detaljer